Kompiuterio elementų projektavimas
17 psl. / 1694 žod.
Ištrauka
Pirmoji užduotis: Iš laisvai pasirinktų loginių elementų sudarykite schemą aritmetinio įtaiso, vykdančio funkciją Y = 3 · X + 1, kai X = 1, 2, 3, 4 arba 5. Antroji užduotis: Iš laisvai pasirinktų loginių elementų sudarykite demultiplekserį „iš 1 į 4“. Darbo priemonės: Altera DE0 Board maketas; Quartus II Web Edition 13.1 ver. Programavimo terpė.
Aritmetinio įtaiso VHDL kodas
Demultiplekserio „iš 1 į 4“ schemos sudarymas
Demultiplekserio „iš 1 į 4“ VHDL kodas
Turinys
- 1. Aritmetinio įtaiso schemos sudarymas5
- 2. Aritmetinio įtaiso VHDL kodas8
- 3. Demultiplekserio „iš 1 į 4“ schemos sudarymas11
- 4. Demultiplekserio „iš 1 į 4“ VHDL kodas13
- 5. Literatūros sąrašas15
Reziumė
- Autorius
- kepas
- Tipas
- Kursinis darbas
- Dalykas
- Elektronika
- Kaina
- €7.32
- Lygis
- Universitetas
- Įkeltas
- Spa 6, 2018
- Publikuotas
- 2015 m.
- Apimtis
- 17 psl.
Ne tai, ko ieškai?
Išbandyk mūsų paiešką tarp daugiau nei 16600 rašto darbų
Susiję darbai
Puslaidininkinių diodų ir optoelektroninių elementų tyrimas
Elektronika
Laboratorinis darbas
2013 m.
almis
Nuoseklusis ir lygiagretusis elementų jungimas
Elektronika
Laboratorinis darbas
crettive
Vidiniai ir įšoriniai kompiuterio įtaisai
Elektronika
Prezentacija
2012 m.
monika828
Šiuolaikinės automatinės valdymo sistemos projektavimas
Elektronika
Laboratorinis darbas
2017 m.
rakštelis
Elementariųjų elektrinių grandinių tyrimas
Elektronika
Tyrimas
2017 m.
juodaaudi
Nuolatinės srovės grandinių tyrimas kompiuteriu. Šaltinių jungimo būdai ir Kirchhofo dėsniai
Elektronika
Laboratorinis darbas
2018 m.
juodaaudi
Terminės difuzijos proceso tyrimas, tranzistorių ekvivalentinių grandinių schemų sudarymas ir akustoelektroninio įtaiso projektavimas
Elektronika
Kursinis darbas
2016 m.
telecom