Kompiuterio elementų projektavimas

17 psl. / 1694 žod.

Ištrauka

Pirmoji užduotis: Iš laisvai pasirinktų loginių elementų sudarykite schemą aritmetinio įtaiso, vykdančio funkciją Y = 3 · X + 1, kai X = 1, 2, 3, 4 arba 5. Antroji užduotis: Iš laisvai pasirinktų loginių elementų sudarykite demultiplekserį „iš 1 į 4“. Darbo priemonės: Altera DE0 Board maketas; Quartus II Web Edition 13.1 ver. Programavimo terpė.

Aritmetinio įtaiso VHDL kodas

Demultiplekserio „iš 1 į 4“ schemos sudarymas

Demultiplekserio „iš 1 į 4“ VHDL kodas


Turinys

  • 1. Aritmetinio įtaiso schemos sudarymas5
  • 2. Aritmetinio įtaiso VHDL kodas8
  • 3. Demultiplekserio „iš 1 į 4“ schemos sudarymas11
  • 4. Demultiplekserio „iš 1 į 4“ VHDL kodas13
  • 5. Literatūros sąrašas15

Reziumė

Autorius
kepas
Tipas
Kursinis darbas
Dalykas
Elektronika
Kaina
€7.32
Lygis
Universitetas
Įkeltas
Spa 6, 2018
Publikuotas
2015 m.
Apimtis
17 psl.

Susiję darbai

Nuoseklusis ir lygiagretusis elementų jungimas

Elektronika Laboratorinis darbas crettive
Darbo tikslas: Susipažinti su elektros grandinės elementų jungimo būdais Eksperimentiškai patikrinti Omo, Kirchhofo dėsnius bei galių balansą Antras būdas Užduotis: ...

Šiuolaikinės automatinės valdymo sistemos projektavimas

Elektronika Laboratorinis darbas 2017 m. rakštelis
            Perinamojo proceso pobūdis priklauso nuo dominuojančių polių, t.y. esančių arčiausiai menamosios ašies. Nuo polių ir nulių išdėstymo šaknų hodografuose priklauso sistemos...

Elementariųjų elektrinių grandinių tyrimas

Elektronika Tyrimas 2017 m. juodaaudi
    Užduotys Susipažinti su elementariosiomis elektrinėmis grandinėmis bei jų tyrimo būdais. Įsisavinti pagrindinius elektrinius parametrus, jų matavimo priemones bei...